专利内容由知识产权出版社提供
专利名称:输出缓冲器电路专利类型:发明专利发明人:渊上展光
申请号:CN201280003174.2申请日:20120920公开号:CN103168423A公开日:20130619
摘要:提供一种输出缓冲器电路,能够减小差动输出信号的各输出电压的上升时间与下降时间的时间差,进一步使上升时间与下降时间高精确度地一致。对电阻元件(R1、R2)分别并联连接PMOS晶体管(Tr5、Tr6)。此时,使得当将电阻元件(R1、R2)的电阻成分设为r1(Ω)、r2(Ω)、将PMOS晶体管(Tr5、Tr6)的电阻成分设为rTr5(Ω)、rTr6(Ω)、电流源(I1)的电阻成分设为rI1(Ω)时,满足(r1//rTr5)=(r2//rI1)、(r2//rTr6)=(r1//rI1)各条件。由此,能够减小各输出电压的上升时间与下降时间的时间差,进一步使上升时间与下降时间高精确度地一致。
申请人:旭化成微电子株式会社
地址:日本东京都
国籍:JP
代理机构:北京林达刘知识产权代理事务所(普通合伙)
代理人:刘新宇
更多信息请下载全文后查看